基于Quartus - II - 的FPGACPLD开发(5)

2025-07-12

保存波形文件

6)进行仿真设置。在软件中选择Assignments 下拉菜单下的setting命令,打开仿真器设置窗口。

设置菜单

选择Simulator Settings页面下的simulator mode下的Funtional,即做功能仿真,(也可选择simulator mode下的Timing,即做时序仿真,则下面的产生功能仿真网表文件可以跳过,直接Start simulation)然后点击OK即可。

仿真设置

功能仿真(or时序仿真)设置

然后产生功能仿真网表文件,选择Processing下拉菜单下Generate Function Simulation,产生功能仿真网表;

产生功能仿真网表(功能仿真必做,时序仿真不需要该步) 点击开始仿真的START按钮开始进行仿真:

运行仿真后的仿真结果

5 引脚分配

6 完整工程的编译 7 下载到目标器件

1)下载设置 2)下载

五、实验现象

2.2 VHDL编程方式设计2FSK调制器

一、实验目的

1、通过设计一个2FSK调制器,初步了解QuartusII采用VHDL编

程方式进行设计的流程。

2、进一步熟悉FPGA开发的流程以及基本的设计方法、基本的仿

真分析方法。 二、实验原理 三、实验内容 四、实验步骤

1、建立工程

1)双击QuartusП软件图标,进入编辑环境。点击File,在下拉菜单中选择New Project Wizard,弹出如下所示的对话框。

新建工程

2) 点击下面的Next 按钮,弹出下图所示的对话框,此对话框用来对新建的工程选择保存的路径和工程名。以PL_FSK的调制与解调为例,第一个空白处为保存的地方,第二个为新建的工程名,第三个必须要与实体名一致,即输入PL_FSK。


基于Quartus - II - 的FPGACPLD开发(5).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:浅谈小学数学多媒体课堂教学的利弊分析和对策

相关阅读
本类排行
× 游客快捷下载通道(下载后可以自由复制和排版)

下载本文档需要支付 7

支付方式:

开通VIP包月会员 特价:29元/月

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信:xuecool-com QQ:370150219