附录 附录2. TEA5767芯片管脚定义及内部结构原理
管脚 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 空脚 锁相环输出 本振 本振 本振电源 数字地 数字电源 数据线 时钟线 空脚 三线读写控制 总线模式选择 总线使能端 软口1 软口2 晶振 晶振 相位滤波 导频低通滤波 空脚 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 表(1) TEA5767管脚定义
空脚 左声道输出 右声道输出 软静音时间常数 检波输出 基准 中频中心频率调整时间常数 中频限幅器退藕1 中频限幅退藕2 空脚 空脚 增益控制 模拟地 模拟电源 射频输入1 高频地 射频输入2 高放AGC时间常数 锁相环开关输出 空脚 定义 管脚 定义 (1)芯片寄存器地址的格式如下:
R/W=0为读模式;R/W=1为写模式
(2)写模式下5个数据字节的格式及各位的描述。
①数据字节1 a)字节格式
位 7(高位) 位 6 位 5 位 4 位 3 位 2 位 1 位 0(低位) 41
附录 MUTE SM PLL13 PLL12 PLL11 PLL10 PLL9 PLL8 位号 7 6 5 到 0 符号 MUTE SM PLL[13:8] 表(2)数据字节1字节格式 b)位描述
描述 如果 MUTE=1,则左右声道被静音;MUTE=0,左右声道正常工作。 如果 SM=1,则处于搜索模式;SM=0,不处于搜索模式。 设定用于搜索和预设的可编程频率合成器。 表(3)数据字节1位描述
②数据字节2 a)字节格式
位 7(高位) PLL7 位 6 PLL6 位 5 PLL5 位 4 PLL4 b)位描述
位 3 PLL3 位 2 PLL2 位 1 PLL1 位 0(低位) PLL0 表(4)数据字节2字节格式 位号 7 到 0 符号 PLL[7:0] 描述 设定用于搜索和预设的可编程频率合成器。 表(5)数据字节2位描述
③数据字节3
a)字节格式
位 7(高位) SUD 位 6 SSL1 位 5 SSL0 位 4 HLSI 位 3 MS 位 2 ML 位 1 MR 位 0(低位) SWP1 表(6)数据字节3字节格式
b)位描述
位号 7 6 和 5 4 3 2 1 0 符号 SUD SLL[1:0] HLSI MS ML MR SWP1 描述 SUD=1,增加频率搜索;SUD=0,减小频率搜索。 搜索停止标准:见下表 1。 高/低充电电流切换:HLSI=1,高充电电流; HLSI=0,低充电电流。 立体声/单声道:MS=1,单声道;MS=0,立体声。 左声道静音:ML=1,左声道静音并置立体声,ML=0,左声道正常。 右声道静音:MR=1,右声道静音并置立体声,MR=0,右声道正常。 软件可编程端口 1:SWP1=1,端口 1 高电平;SWP1=0,端口 1 低电平。 表(7)数据字节3位描述
注:搜索停止标准设定
SSL1 0 0 1 1
SSL2 0 1 0 1 搜索停止标准 在搜索模式下禁止 低:ADC 输出大小为 5 中:ADC 输出大小为 7 高:ADC 输出大小为 10 42
附录 表(8)搜索停止标准
④数据字节4
a)字节格式
位 7(高位) SWP2 位 6 STBY 位 5 BL 位 4 XTAL 位 3 SMUTE 位 2 HCC 位 1 SNC 位 0(低位) SI 表(9)数据字节4字节格式
b)位描述
位号 符号 描述 软件可编程端口 2:SWP2=1,端口 2 高电平; SWP2=0,端口 2 低电平。 等待:STBY=1,处于待机模式, STBY=0,退出待机模式。 波段制式:BL=1,日本调频制式; BL=0,美国/欧洲调频制式。 如果 XTAL=1,那么 fxtal=32.768KHz; 如果 XTAL=0,那么 fxtal=13MHz。 软件静音:SMUTE=1,软静音打开; SMUTE=0,软静音关闭。 白电平切割:HCC=1,高电平切割打开, HCC=0,高电平切割关闭。 立体声噪声去除:如果 SNC=1,立体声消噪除打开, 如果 SNC=0,立体声消噪除关闭。 搜索标志位:SI=1,SWPORT1 输出准备好信号; SI=0,SWPORT1 作为软件可编程端口 1 用。 表(10)数据字节4位描述
7 SWP2 6 STBY 5 BL 4 XTAL 3 SMUTE 2 HCC 1 SNC 0 SI ⑤数据字节5 a)字节格式
位 7(高位) PLLREF 位 6 DTC 位 5 ------ 位 4 ------ 位 3 ------ 位 2 ------ 位 1 ------ 位 0(低位) ------ 表(11)数据字节5字节格式
b)位描述
位号 符号 描述 若 PLLREF=1,6.5MHz 的锁相环参考频率启用; 若 PLLREF=0,6.5MHz 的锁相环参考频率关闭。 若 DTC=1,去加重时间常数为 75us; 若 DTC=0,去加重时间常数为 50us。 未用,状态不必考虑。 43
7 PLLREF 6 5 到 0
DTC ------ 附录 表(12)数据字节5位描述
(3)写模式下5个数据字节的格式及各位的描述。
①数据字节1 a)字节格式
位 7(高位) RF 位 6 BLF 位 5 PLL13 位 4 PLL12 位 3 PLL11 位 2 PLL10 位 1 PLL9 位 0(低位) PLL8 表(13)数据字节1字节格式
b)位描述
位号 符号 描述 准备好标志:RF=1,有一个频道被搜到或者一个制式已经符合;RF=0, 没有频道被搜到。 波段制式:BLF=1,一个制式已经符合; BLF=0,没有制式已经符合。 用于搜索和预设后的可编程频率合成器设定结果。 表(14)数据字节1位描述
②数据字节2
7 RF 6 5 到 0 BLF PLL[13:8] a)字节格式
位 7(高位) PLL7 位 6 PLL6 位 5 PLL5 位 4 PLL4 位 3 PLL3 位 2 PLL2 位 1 PLL1 位 0(低位) PLL0 表(15)数据字节2字节格式
b)位描述
位号 7 到 0 位 7(高位) STEREO 符号 PLL[7:0] 位 6 IF6 位 5 IF5 位 4 IF4 位 3 IF3 描述 设定用于搜索和预设后的可编程频率合成器设定结果。 位 2 IF2 位 1 IF1 位 0(低位) IF0 表(16)数据字节2位描述
③数据字节3 a)字节格式
位 7(高位) STEREO 位 6 IF6 位 5 IF5 位 4 IF4 位 3 IF3 位 2 IF2 位 1 IF1 位 0(低位) IF0 表(17)数据字节3字节格式
b)位描述
位号 符号 描述 立体声标志位:STEREO=1,立体声接收;STEREO=0,单声道接 收。 7 STEREO 44
附录 6 到 0 IF[6:0] 中频计数器结果。 表(18)数据字节3位描述
④数据字节4 a)字节格式
位 7(高位) LEV3 位 6 LEV2 位 5 LEV1 位 4 LEV0 位 3 CI3 位 2 CI2 位 1 CI1 位 0(低位) 0 表(19)数据字节4字节格式
b)位描述
位号 7 到 4 3 到 1 0 符号 LEV[3:0] CI[3:1] ------ 描述 ADC 的输出。 芯片验证号。 该位内部置 0。 表(20)数据字节4位描述
⑤数据字节5 a)字节格式
位 7(高位) 0 位 6 0 位 5 0 位 4 0 位 3 0 位 2 0 位 1 0 位 0(低位) 0 表(21)数据字节5字节格式
b)位描述
位号 7 到 0 符号 ------ 描述 预留为扩展用,由内部置 0。 表(22)数据字节5位描述
附录3. 软件设计总程序
/***************************************************************************************************
TEA5767采用I2C接口控制.TEA5767读写数据都是5个字节,其中PLL参数14位. 以下程序中的函数可以直接在主程序中调用.Fosc =11.0592Mhz. PCB:WRT-TEST BOARD VER:A0
****************************************************************************************************/ #include #include
#include \#include \
45

