第6章_时序逻辑电路 课后答案(16)

2025-08-23

数字电子技术基础 第5版 阎石 课后答案

【题 6.24】图P6.24所示电路是用二——十进制优先编码器74LS147和同步十进制计数器74160组成的可控分频器,试说明当输入控制信号A、B、C、D、E、F、G、H、I分别为低电平时由Y端输出的脉冲频率各为多少。已知CP端输入脉冲的频率为10KHz。74LS147的功能表如表4.3.3所示,74160的功能表见表6.3.4。

Y

图 P6.24

【解】由图可见,计数器74160工作在可预置数状态,每当计数器的进位输出C=1时(即Q3Q2QQ,在下一个CP上升沿到达时置入编码器74LS147的输出10=1001时)状态Y3Y2Y1Y0.

图A6.24

再从图A6.24给出的74160的状态转换图可知,当A=0时74LS147的输出为3210=1110,74160的数据输入端D3D2D1D0=0001,则状态转换顺序将如图中所示,即成为九进制计数器。输出脉冲Y的频率为CLK频率的1/9。依次类推便可得到下表:


第6章_时序逻辑电路 课后答案(16).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:2024年公路路线设计规范试及答案

相关阅读
本类排行
× 游客快捷下载通道(下载后可以自由复制和排版)

下载本文档需要支付 7

支付方式:

开通VIP包月会员 特价:29元/月

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信:xuecool-com QQ:370150219